Библиотеки, написанные на Verilog

xfcp

Расширяемая платформа управления FPGA.
  • 44
  • MIT

zbasic

Простая базовая система ZipCPU, предназначенная как для тестирования, так и для быстрой интеграции в новые системы.
  • 38

interpolation

Методы цифровой интерполяции, применяемые к цифровой обработке сигналов.
  • 37

Verilog_Calculator_Matrix_Multiplication

Это простой проект, который показывает, как умножить две матрицы 3x3 в Verilog.
  • 37
  • Mozilla Public License 2.0

NTHU-ICLAB

清華大學 | 積體電路設計實驗 (IC LAB) | 110上.
  • 34

MiSTery

Ядро Atari ST/STe для ПЛИС.
  • 30

demo-projects

Демонстрационные проекты для различных плат Kintex FPGA (от openXC7).
  • 30
  • BSD 3-clause "New" or "Revised"

Arcade-TMNT_MiSTer

  • 29
  • GNU General Public License v3.0 only

MiSTerFPGA_YC_Encoder

Вся работа связана с кодировщиком YC/NTSC и PAL для MiSTerFPGA.
  • 29
  • MIT

fftdemo

Демонстрация, показывающая, как можно скомпоновать несколько компонентов для построения смоделированной спектрограммы.
  • 28

neorv32-verilog

♻️ Преобразование процессора NEORV32 в синтезируемый модуль списка соединений простого Verilog с помощью GHDL.
  • 28
  • BSD 3-clause "New" or "Revised"

a2o

Ядро A2O было продолжением A2I, написанным на Verilog, и поддерживало меньшее количество потоков, чем A2I, но более высокую производительность на поток, используя выполнение вне очереди (переименование регистров, резервирование станций, буфер завершения) и хранилище. очередь. Сейчас он обновляется для совместимости и интеграции в открытые проекты. (от OpenPOWERFoundation).
  • 27
  • GNU General Public License v3.0

FPGA_RealTime_and_Static_Sobel_Edge_Detection

Конвейерная реализация Sobel Edge Detection на камере OV7670 и на неподвижных изображениях.
  • 27
  • MIT

dbgbus

Коллекция отладочных шин, разработанная и представленная на zipcpu.com.
  • 27

jt89

sn76489совместимое ядро ​​Verilog с упором на реализацию FPGA и совместимость с Megadrive/Master System.
  • 26
  • GNU General Public License v3.0 only

gateware

Подмодули IP, отформатированные для упрощения интеграции с CI.
  • 24
  • GNU General Public License v3.0

boxlambda

Микрокомпьютерная песочница на основе FPGA для экспериментов с программным обеспечением и RTL.
  • 24
  • MIT

psram-tang-nano-9k

Контроллер PSRAM/HyperRAM с открытым исходным кодом для Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA.
  • 24
  • Apache License 2.0

CPLD-Guide

Руководство по сложным программируемым логическим устройствам (CPLD).
  • 21

FPGA_OV7670_Camera_Interface

Потоковая передача с камеры OV7670 в режиме реального времени через VGA с разрешением 640x480 и частотой 30 кадров в секунду.
  • 21
  • MIT

Rosebud

Фреймворк для разработки мидлбоксов с ускорением на FPGA.
  • 20
  • MIT

color3

Информация о плате eeColor Color3 HDMI FPGA.
  • 19
  • MIT

RISC-V

Проектная реализация ядра RV32I на языке Verilog HDL с расширением Zicsr.
  • 19
  • MIT

ice40_power

Анализ мощности устройств ICE40UP5K-SG48.
  • 18
  • MIT

arrowzip

Демонстрация платы MAX1000 FPGA на базе ZipCPU.
  • 17

icozip

Демонстрационный порт ZipCPU для icoboard.
  • 16

caravel_fulgor_opamp

Испытание операционного усилителя общего назначения с чипом Skywater SKY130 PDK.
  • 15
  • Apache License 2.0

FusionConverter

Файлы дизайна для конвертера NeoGeo MVS в AES с открытым оборудованием.
  • 15
  • GNU General Public License v3.0 only

dyract

Репозиторий с открытым исходным кодом DyRACT.
  • 14

cia-verilog

Внедрение сложного интерфейсного адаптера 8250 (CIA) в Verilog.
  • 14